Архитектура микропроцессора i8086

Автор работы: Пользователь скрыл имя, 18 Декабря 2013 в 20:29, практическая работа

Краткое описание

Шестнадцатіразрядное арифметико - логічний пристрій (АЛП ), що входить в апаратні засоби І Б, стежить за прапорцями стану і керуючими прапорцями ЦП, маніпулює регістрами загального призначення ( РОН ) і виконує різні дії над операндами команд. Для швидкого здійснення внутрішніх пересилань регістри ІБ і лінії даних зроблені 16 - розрядними.
Виконавчий блок не має з'єднання з системною шиною, а адресовані йому команди отримує з черги, що обслуговується БІШ. Всякий раз, коли деяка команда вимагає звернення до пам'яті або певному УВВ, виконавчий блок формує запит до БІШ на отримання або запам'ятовування даних. Хоча при цьому ІБ маніпулює тільки 16 - розрядними адресами, БІШ здатний виконувати переадресацію і забезпечувати таким чином доступ ІБ до всього мегабайтную простору адрес.

Содержание

РЕФЕРАТ…………………………………………………………………………..….
1. ТЕОРЕТИЧНА ЧАСТИНА……………………………………………………..….
1.1 АРХИТЕКТУРА МИКРОПРОЦЕССОРА i8086……………….…………..
1.2 МОВА АССЕМБЛЕРА………………………………………………………
1.2.1 Зміст мови ……………...………………………………...……………..
1.2.2 Переваги та недоліки…………………………………...………………
1.2.2.1 Переваги………………………………………...……………..…
1.2.2.2 Недоліки…………………………………………………………
1.2.3 Застосування ………………………………………..….………………
1.2.4 Зв'язування програм на різних мовах ……………….….…………….
1.2.5 Набір команд ……………………………………………...……………
1.2.6 Інструкції……………………………………….…….…...…………….
1.2.7 Директиви………………………………………...…….……………….
1.2.8 Приклад програми ……………………………...….…………………..
2. РОЗРАХУНКОВА ЧАСТИНА……….…………..…..……...….……….………...
2.1 Вхідні данні…………………………………………………………………..
2.2 Блок схема…………………………………………….…….….….…………
2.3 Лістінг програми згідно з варіантом ……..………….….……….…………
2.4 Скриншоти програми…………..……………..………….……….…………
ВИСНОВКИ………….……………….……………………………………….………
ПЕРЕЛІК ПОСИЛАНЬ………………..……………………………………………...