Домашняя контрольная работа по «Архитектура ЭВМ»

Автор работы: Пользователь скрыл имя, 18 Июня 2012 в 22:38, контрольная работа

Краткое описание

Задание № 1
МП – 80386
Модуль 4М х 8
ИМС 4М х 4
Максимальное количество адресов, формируемое контроллером памяти 8М

Прикрепленные файлы: 1 файл

Контрольная.docx

— 26.99 Кб (Скачать документ)

Министерство  общего и профессионального образования

государственное бюджетное образовательное учреждение

среднего  профессионального образования  Свердловской области

«Уральский  радиотехнический колледж  им. А.С. Попова» 
 
 
 
 
 
 
 
 
 
 
 

Дисциплина

«Архитектура  ЭВМ» 

Домашняя  контрольная работа

вариант №2 
 
 
 
 
 
 
 

                                                            Выполнил:

                                                            Потехин Е.В.,

                                                            группа Эпз-414 

                                                            Проверил:

                                                            Поликарпова С.В. 
 
 
 
 
 

2012

 

 

Задание № 1 

МП – 80386

Модуль 4М х 8

ИМС      4М х 4

Максимальное  количество адресов, формируемое контроллером памяти 8М 

1)   Кол-во ИМС на модуле

       8 : 4=2 шт. 

2)   Тип  модуля

       SIMM 30 pin 

3)   Размер банка

      80386 шина данных 32 бита 

4)   Минимальное  кол-во модулей и полученный  объем

      32 : 8=4 модуля

      Емкость модуля  4М *1байт  =  4мб

      Емкость банка     4мб * 4модуля = 16мб 

5)   Кол-во  банков

      8М : 4М = 2банка 

6)   Максимальное  кол-во модулей, организация памяти  и объем

      2банка * 4модуля = 8модулей

      Емкость  4мб * 8модулей = 32мб

      Организация  8М х 32 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

Задание № 2 

Формат «байт  со знаком» (-100; +45). 

      Зн 64 32 16 8 4 2 1

        7    6   5   4 3 2 1 0

         0   0   1   0 1 1 0 1 – прямой код = дополнительному             коду т.к., число положительное (45) 

      Зн 64 32 16 8 4 2 1

        7   6   5   4 3 2 1 0

        1   1   1   0 0 1 0 0 – прямой код

   1   0   0   1 1 0 0 1 – обратный код

 +0   0   0   0 0 0 0 1

        1   0   0   1 1 1 1 0 – дополнительный код (-100) 
 

Формат «КВ» (14,5). 
 

14   2 

14   7   2

  0   6   3   2

       1   2   1

            1 

  0,5

х   2

  1,0  14,510 = 1110,12 – преобразование в двоичную систему счисления 
 

1110,1 * 20 = 1,1101 * 2+3 – нормализация числа

 мантиса 

Е = р + рсм = +3 + 127 = 130 

128    64   32   16    8    4    2    1

    7     6     5     4    3    2    1    0

    1     0     0     0    0    1    0    0  

13010 = 100000102 – характеристика 

0  10000010  11010000000000000000000 – число  
 

Формат «BCD упакованный»   (54) 

 8   4   2   1    8   4   2   1

      7   6   5   4    3   2   1   0

5 -  0   1   0   1    0   1   0   0 - 4

 
 

Формат «BCD неупакованный»   (23) 

                  8   4   2   1    8   4   2   1

 7   6   5   4   3   2   1   0     7   6   5   4   3   2   1   0

 0   0   0   0   0   0   1   0     0   0   0   0   0   0   1   1

  2           3 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

Задание № 3 

      -10 

 Зн 64 32 16 8 4 2 1

        7   6   5   4 3 2 1 0

   1   0   0   0 1 0 1 0 – прямой код

        1   1   1   1 0 1 0 1 – обратный код

 +0   0   0   0 0 0 0 1

        1   1   1   1 0 1 1 0 – дополнительный код 

      100 

      Зн 64 32 16 8 4 2 1

        7   6   5   4 3 2 1 0

        0   1   1   0 0 1 0 0 – прямой код = дополнительному               коду т.к., число положительное 

Сложение   -10 + 100 

   1  1  1  1  0  1  1  0

+ 0  1  1  0  0  1  0  0

   0  1  0  1  1  0  1  0 – пр.к. = доп.код., т.к число положительное  

      OF SF ZF AF PF CF

        0  0  0  0  1  1 
 

Вычитание  -10 – (+100) 

  1  1  1  1  0  1  1  0         1  1  1  1  0  1  1  0   

- 0  1  1  0  0  1  0  0    + 1  0  0  1  1  0  1  1

 1  0  0  1  0  0  0  1 

                                     +  0  0  0  0  0  0  0  1

 1  0  0  1  0  0  1  0  
 
 
 
 
 
 
 
 

Задание № 4 

16; 1216.  Перевести в двоичную систему счисления и выполнить логические операции: OR, AND. 

0   0 0 0 0

1   0 0 0 1

2   0 0 1 0

3   0 0 1 1

4   0 1 0 0

5   0 1 0 1

6   0 1 1 0

7   0 1 1 1

8   1 0 0 0

9   1 0 0 1

A  1 0 1 0

B  1 0 1 1

C  1 1 0 0

D  1 1 0 1

E  1 1 1 0

F  1 1 1 1 

3E16 = 001111102;       1216 = 000100102; 

   0 0 1 1 1 1 1 0

   0 0 0 1 0 0 1 0

   0 0 1 1 1 1 1 0 

  0 0 1 1 1 1 1 0

  0 0 0 1 0 0 1 0

  0 0 0 1 0 0 1 0 
 
 
 
 
 
 
 
 
 
 
 
 
 

Задание № 5 

Указать способы  адресации источника и приемника, рассчитать относительный, базовый, физический адреса операнда, записать логический адрес операнда.

Режим работы микропроцессора  – реальный. 
 

CS        DS        AX        BX        CX        DX        SI        DI        BP        SP         ОА  

2000    3000     0003      0056      4Е78     7800     0056    А000    984D    0010     0070  

MOV          BX,  A[SI] 

Способ адресации  приемника – регистровый;

Способ адресации  источника – индексный; 

ОА = (SI) + ОА А = 0056h + 0070h = 00С6h 

БА по селектору (DS) 3000

БА = 30000h 

ФА = БА + ОА = 30000h + 00С6h = 300С6h 

Логический адрес  – 3000 : 00С6


Информация о работе Домашняя контрольная работа по «Архитектура ЭВМ»