Автоматизированное проектирование электронных устройств

Автор работы: Пользователь скрыл имя, 15 Октября 2012 в 15:05, реферат

Краткое описание

Последние тенденции в области высокопроизводительных вычислений отражают возрастание объема использования многоядерных графических процессоров для получения конкурентного преимущества за счет работы графических процессоров в качестве массово-параллельных сопроцессоров для CPU для ускорения вычислений в EDA моделировании, включая моделирование Verilog, целостности сигнала и электродинамики, вычислительной литографии, SPICE-моделирование и многие другие виды моделирования.

Содержание

1 Цели, задачи и проблемы автоматизации проектирования сложных систем 3
2. Структура комплекса аппаратно-программных средств САПР 6
3. Состав САПР электронных систем 9
4. Иерархические уровни представления электронных устройств 10

Прикрепленные файлы: 1 файл

Автоматизированное проектирование электронных устройств.doc

— 139.50 Кб (Скачать документ)

 

Рис. 5. Проект, представленный в виде полного (а) и неполного (б) дерева.

 

На рис. 5 (а) показано "полное" дерево проекта, где все поведенческое  описание формируется на одном и  том же уровне. На рис 5 (б) показан проект, представленный в форме неполного дерева, где поведенческие описания относятся к различным уровням. Подобная ситуация возникает потому, что разработчику зачастую желательно строить и анализировать взаимосвязи между системными компонентами еще до завершения проектирования. Таким образом, не обязательно иметь спецификации всех системных компонентов, например, на уровне логических вентилей, чтобы получить возможность контроля проекта в целом на отсутствие ошибок. Такой контроль осуществляется при помощи многоуровневого моделирования, то есть моделирования, при котором поведенческие описания моделей компонентов относятся к различным уровням иерархии. Важным дополнительным достоинством подобного подхода является то, что он способствует повышению эффективности моделирования.

C точки зрения разработчика  аппаратных средств можно выделить  шесть основных уровней иерархии, представленных на рис. 6.

 

Рис. 6. Уровни иерархии представления электронных систем.

 

Это системным, микросхемный (или ИС), регистровый , вентильный, схемный и топологический уровни. Из рисунка видно, что иерархия уровней представления имеет форму усеченной пирамиды. Расширение пирамиды книзу отображает увеличение степени детализации, т.е. количества элементов, которые необходимо учитывать при описании проектируемого устройства на этом уровне.

В табл. 1 приведена характеристика уровней - указываются элементы структуры и поведенческое представление для каждого уровня.

 

 

 

 

Таблица 1. Иерархия моделей

Уровень

Структурные примитивы

Формальный аппарат для поведенческого представления

Системный

Центральные процессоры, коммутаторы, каналы, шины, запоминающие устройства и др.

Системный анализ, теория игр, теория массового обслуживания и др.

Микросхемный

Микропроцессоры, ЗУПВ, ПЗУ, УАПП, и  др.

Входные-выходные зависимости, ГСА

Регистровый

Регистры, АЛУ, счетчики, мультиплексоры, дешифраторы

Теория цифровых автоматов, таблицы  истинности, ГСА

Вентильный

 Логические вентили, триггеры

Алгебра логики, системы логических уравнений

Схемный

Транзисторы, диоды, резисторы, конденсаторы

Теория электрических цепей, системы  линейных, нелинейных, дифференциальных уравнений

Кремниевый

Геометрические объекты

нет


 

На самом нижнем уровне, кремниевом, в качестве базовых примитивов используются геометрические формы, которые представляют области диффузии, поликремния и металлизации на поверхности кремниевого кристалла. Соединение этих форм как бы имитирует процесс изготовления кристалла с точки зрения разработчика. Здесь представление только чисто структурное(не поведенческое).

На следующем, более  высоком уровне, схемном, представление  проекта формируется с использованием межсоединений традиционных активных и пассивных элементов электрической  схемы: резисторов, конденсаторов и  биполярных и МОП-транзисторов. Соединение этих компонентов используется для моделирования поведения электрической схемы, выражаемого с помощью зависимостей между напряжениями и токами.Для поведенческого описания на этом уровне можно использовать дифференциальные уравнения.

Третий уровень-уровень логических вентилей, традиционно играет основную роль при проектировании цифровых схем и систем. Здесь используются такие базовые элементы, как логические вентили И, ИЛИ и НЕ и различные типы триггеров. Соединение этих примитивов позволяет обрабатывать комбинационные и последовательностные логические схемы. Формальный аппарат для поведенческого описания на этом уровне- булева алгебра.

Выше вентильного уровня в иерархии находится регистровый  уровень. Здесь базовые элементы - это такие компоненты, как регистры, счетчики, мультиплексоры и арифметико-логические устройства (АЛУ). Поведенческое представление проекта на регистровом уровне возможно с использованием таблиц истинности, таблиц состояний и языков регистровых передач.

Над регистровым уровнем  находится уровень микросхем (или ИС). На микросхемном уровне в качестве элементов выступают такие компоненты, как микропроцессоры, устройства основной памяти, последовательные и параллельные порты и контроллеры прерываний. Хотя границы микросхем являются и границами моделей элементов, возможны и другие ситуации. Так, набор микросхем, которые совместно образуют одно функциональное устройство, можно представить как один элемент. Показательным примером здесь может служить моделирование разрядно - модульного процессора. Возможен и альтернативный вариант - когда элементы представляют отдельные секции одной микросхемы, например, на этапе анализа технического задания и декомпозиции. Главной особенностью здесь является то, что элементом представляется большой блок логики, где для длинных и зачастую сходящихся трактов обработки данных необходимо представлять зависимости выходов от входов. Как и в случае элементов нижележащих уровней, элементы микросхемного уровня не строятся иерархически из более простых примитивов, а представляют собой единые объекты-модели. Так, если нужно моделировать последовательный порт ввода-вывода (универсальный асинхронный приемопередатчик, УАПП), соответствующую модель не строят путем соединения более простых функциональных моделей таких блоков, как регистры и счетчики, здесь сам УАПП становится базовой моделью. Модели такого типа важны для изготовителей комплексного оборудования, которые приобретают микросхемы у других фирм-изготовителей, но не знают их внутренней структуры уровня логических вентилей, поскольку это является обычно секретом фирмы. Поведенческое описание модели микросхемного уровня строится на основе входной-выходной зависимости каждой конкретной ИС-алгоритма,реализуемого данной ИС. Верхний уровень - это системный уровень. В качестве элементов этого уровня используются процессор, память и коммутатор (шина) и др. Поведенческое описание на этом уровне включает такие основные данные и характеристики, как, например, показатель быстродействия процессора в миллионах команд в секунду (мегофлопсы) или пропускная способность тракта обработки данных (бит/с). Из табл. 1 и вышеизложенного видно, что структурные или поведенческие характеристики соседних уровней в определенной степени перекрываются. Например, и на регистровом и на микросхемном уровне может использоваться представление при помощи ГСА. Однако структурное представление для обоих уровней совершенно различно, поэтому они и разделяются. Микросхемный и системный уровень имеют по сути одни и те же элементы, однако они абсолютно различны по своим поведенческим характеристикам. Так, поведенческие модели уровня ИС позволяют вычислять детальные отдельные реакции в виде значений целых чисел и битов. А поведенческому представлению системного уровня свойственно серьезное ограничение - оно служит преимущественно для моделирования пропускной способности системы или определения стохастических параметров системы. На практике представление проекта на системном уровне используется главным образом для сравнительной оценки различных архитектур. В общем, следует использовать модели разного уровня, если требования либо поведенческого, либо структурного характера различны.

Последнее понятие, связанное  с иерархическим представлением проекта, - это так называемое окно проекта.

Этим термином обозначается группа уровней дерева проекта, с которыми работает каждый конкретный разработчик. Так, окно проекта для разработки СБИС охватывает кремниевый, схемный, вентильный, регистровый и микросхемный уровни. Разработчика вычислительной машины, с другой стороны, обычно интересует окно, охватывающее вентильный, регистровый, микросхемный и системный уровни. Именно концепция окна проекта является основой для многоуровневого проектирования. С ростом сложности СБИС станет нецелесообразно включать вентильный уровень в окно проекта, поскольку на одном кристалле можно будет разместить сотни тысяч логических вентилей. Регистровый уровень, хотя он безусловно имеет меньшую сложность, чем вентильный, может также содержать необязательные подробности для тех, кого интересуют только сигналы ввода-вывода СБИС.

Таким образом, с точки  зрения разработчика машины сама СБИС будет становиться элементом  проекта.

Рис. 7. Пример реализации уровней представления мультипроцессорной системы.

Список литературы

1.В.Д.Разевиг, С.М.Блохнин.  Система проектирования P-CAD 8.5. Руководство пользователя- М.: ДМК, ЗНАК, 1997.

2.В.Д.Разевиг Применение программ P-CAD и PSpice для схемотехнического  моделирования на ПЭВМ. Вып.1, 4. - М.: Радио и связь, 1992.

3.Разевиг В.Д. Система проектирования  печатных плат ACCEL EDA 12.1 (P-CAD для Windows) , М.: СК Пресс , 1997

4.Разевиг В.Д. Система схемотехнического  моделирования и проектирования  печатных плат Design Center (PSpice) М.:СК  Пресс,1996

5.Разевиг В.Д. Система схемотехнического  моделирования MICRO-CAP V , М.: СОЛОН, 1997

 


Информация о работе Автоматизированное проектирование электронных устройств